Using System Generator for DSP Design |
班.級(jí).規(guī).模.及.環(huán).境 |
|
為了保證培訓(xùn)效果,增加互動(dòng)環(huán)節(jié),我們堅(jiān)持小班授課,每期報(bào)名人數(shù)限5人,多余人員安排到下一期進(jìn)行。 |
上課時(shí)間和地點(diǎn) |
上課地點(diǎn):【上海】:同濟(jì)大學(xué)(滬西)/新城金郡商務(wù)樓(11號(hào)線白銀路站) 【深圳分部】:深圳大學(xué)成教院/ 電影大廈(地鐵一號(hào)線大劇院站)【北京分部】:福鑫大樓/北京中山學(xué)院 【武漢分部】:佳源大廈(高新二路) 【南京分部】:金港大廈(和燕路)
【成都分部】:領(lǐng)館區(qū)1號(hào)(中和大道)
最近開(kāi)課時(shí)間(連續(xù)班/周末班/晚班):Using System Generator for DSP Design:2025年12月15日..以質(zhì)量贏得尊重節(jié)假日班火熱報(bào)名中.....實(shí)戰(zhàn)培訓(xùn)......直播、現(xiàn)場(chǎng)培訓(xùn)皆可....用心服務(wù)..............--即將開(kāi)課----即將開(kāi)課,請(qǐng)咨詢客服。 |
學(xué)時(shí) |
◆課時(shí): 共6天,36學(xué)時(shí)
◆外地學(xué)員:代理安排食宿(需提前預(yù)定)
☆合格學(xué)員免費(fèi)頒發(fā)相關(guān)資格證書(shū),提升您的職業(yè)資質(zhì)
作為最早專注于嵌入式培訓(xùn)的專業(yè)機(jī)構(gòu),曙海嵌入式學(xué)院提供的證書(shū)得到本行業(yè)的廣泛認(rèn)
可,學(xué)員的能力得到大家的認(rèn)同。
☆合格學(xué)員免費(fèi)推薦工作
★實(shí)驗(yàn)設(shè)備請(qǐng)點(diǎn)擊這兒查看★ |
.最.新.優(yōu).惠. |
|
◆團(tuán)體報(bào)名優(yōu)惠措施:兩人95折優(yōu)惠,三人或三人以上9折優(yōu)惠 。注意:在讀學(xué)生憑學(xué)生證,即使一個(gè)人也優(yōu)惠500元。 |
.質(zhì).量.保.障. |
|
1、培訓(xùn)過(guò)程中,如有部分內(nèi)容理解不透或消化不好,可免費(fèi)在以后培訓(xùn)班中重聽(tīng);
2、培訓(xùn)結(jié)束后,培訓(xùn)老師留給學(xué)員手機(jī)和Email,免費(fèi)提供半年的技術(shù)支持,充分保證培訓(xùn)后出效果;
3、培訓(xùn)合格學(xué)員可享受免費(fèi)推薦就業(yè)機(jī)會(huì)。 ☆合格學(xué)員免費(fèi)頒發(fā)相關(guān)工程師等資格證書(shū),提升您的職業(yè)資質(zhì)。專注高端培訓(xùn)13年,曙海提供的證書(shū)得到本行業(yè)的廣泛認(rèn)可,學(xué)員的能力得到大家的認(rèn)同,受到用人單位的廣泛贊譽(yù)。 |
Using System Generator for DSP Design
|
課程介紹 |
采用 MathWorks MATLAB 和 Simulink 實(shí)現(xiàn) DSP 算法而且希望使用 Xilinx System Generator for
DSP 設(shè)計(jì)的系統(tǒng)工程師、系統(tǒng)設(shè)計(jì)者、邏輯設(shè)計(jì)者和有經(jīng)驗(yàn)的硬件工程師。 |
必備條件 |
?? 有使用 MATLAB 和 Simulink 的經(jīng)驗(yàn)
?? 基本了解采樣原理 |
課程概要 |
?? 描述實(shí)現(xiàn) DSP 功能的 System Generator 設(shè)計(jì)流程
?? 了解 Xilinx FPGA 的性能,從算法概念到硬件仿真實(shí)現(xiàn)設(shè)計(jì)
?? 列出 System Generator 中不同的低級(jí)和高級(jí)的功能模塊
?? 識(shí)別高級(jí)提取可能需要的硬件
?? 了解用于 FIR 和 FFT 設(shè)計(jì)的高級(jí)模塊
?? 執(zhí)行硬件在回路(hardware-in-the-loop),提高生產(chǎn)率
?? 設(shè)計(jì)一個(gè)基于 System Generator 的多時(shí)鐘系統(tǒng) |
實(shí)驗(yàn)介紹 |
實(shí)驗(yàn) 1:使用 Simulink - 了解如何使用 Simulink 工具箱模塊并進(jìn)行系統(tǒng)設(shè)計(jì)。了解有效的采
樣速率。
實(shí)驗(yàn) 2:Xilinx System Generator 入門 - 設(shè)計(jì)基于 DSP48(ML403)或基于乘累加器模塊
(SP3E)的 12 x 8 MAC。針對(duì) ML403 和/或 Spartan?-3E FPGA 入門板執(zhí)行硬件在回
路驗(yàn)證。
實(shí)驗(yàn) 3:信號(hào)布線 - 使用信號(hào)布線模塊設(shè)計(jì)填充和去填充邏輯。
實(shí)驗(yàn) 4:實(shí)現(xiàn)系統(tǒng)控制 - 使用模塊和 Mcode 設(shè)計(jì)地址發(fā)生器電路。
實(shí)驗(yàn) 5:設(shè)計(jì)基于 MAC 的 FIR - 使用自下至上的方法設(shè)計(jì)基于 MAC 的帶通 FIR 濾波器,并利
用 ML403 和/或 Spartan-3E FPGA 入門板進(jìn)行硬件在回路驗(yàn)證。
實(shí)驗(yàn) 6:利用 FIR 編譯器模塊或 DAFIR 模塊設(shè)計(jì) FIR 濾波器 - 利用 FIR 編譯器模塊
(ML403)或 DAFIR 模塊(SP3E)設(shè)計(jì)帶通 FIR 濾波器,從而提高生產(chǎn)率。利用
ML403和/或 Spartan-3E FPGA 入門板,通過(guò)硬件在回路驗(yàn)證設(shè)計(jì)。
實(shí)驗(yàn) 7:使用共享存儲(chǔ)器進(jìn)行設(shè)計(jì) - 了解使用多個(gè) System Generator 模塊設(shè)計(jì)和實(shí)現(xiàn)多個(gè)時(shí)
鐘域系統(tǒng)。利用 ML403 和/或 Spartan-3E FPGA 入門板驗(yàn)證硬件內(nèi)的設(shè)計(jì)。
實(shí)驗(yàn) 8:提高設(shè)計(jì)性能 - 使用時(shí)序分析器模塊和其它技術(shù)提高系統(tǒng)性能。 |
|